Эти устройства отличаются высокой производительностью, низким энергопотреблением 32- битных микроконтроллеров, базирующихся вокруг Процессор Arm® Cortex®-M3. Кора головного мозга ®-M3 представляет собой ядро процессора следующего поколения, которое Тесно сочетается с вложенным векторным контроллером прерывания (NVIC), таймер SysTick, и включает в себя Расширенная поддержка отладки.
Устройства работают с частотой до 96 МГЦ при помощи флеш-ускорителя для получения максимального значения - эффективность. Они обеспечивают до 256 кб встроенной флэш-памяти для хранения кода/данных и 128 кб Встроенная память SRAM для работы системы и использования прикладных программ. В различных областях Периферийные устройства, такие как ADC, I2 C, USART, UART, SPI, I2 S, PDMA, GPTM, MCTM, SCI, EBI, CRC- 16/32, AES-128/256, USB2.0 FS, SDIO, CSIF и SWJ-DP (последовательный провод и JTAG Debug Port), И т.д., также реализованы в серии устройств. Несколько режимов экономии энергии обеспечивают гибкость Для максимальной оптимизации между временем пробуждения и потреблением энергии, особенно Важное значение при применении с низким потреблением энергии.
Вышеперечисленные функции гарантируют, что устройства пригодны для использования в самых различных областях применения, Особенно в таких областях, как контроль применения белой продукции, электрические мониторы, системы сигнализации, Потребительские товары, портативное оборудование, приложения для регистрации данных, управление двигателями, отпечатки пальцев Признание и так далее.
32- битный процессор Arm ▆ Cortex®-M3
Рабочая частота до 96 МГЦ
Ступенчатое одноциклическое мультипликация и аппаратное подразделение
Датчик прерывания (NVIC)
24- битный таймер
Процессор Cortex®-M3 является 32- битным процессором общего назначения, особенно подходящим для продуктов Требует высокой производительности и низкого энергопотребления микроконтроллеров. Он предлагает много специальных Такие функции, как набор команд эскиз -2, аппаратный делитель, низкая задержка прерывания времени отклика, Атомный битовый доступ и несколько автобусов для одновременного доступа. Процессор коры-м3 Основан на архитектуре ARMv7 и поддерживает наборы команд большой и большой палец -2.
▆ 256 кб на чип флэш-памяти для инструкции/данных и хранения опций
До 128 кб на чипе SRAM
▆ поддерживает несколько режимов загрузки
Процессор Arm® Cortex®-M3 построен с использованием гарвардской архитектуры, которая использует отдельную архитектуру Структура шины для получения инструкций и загрузки/хранения данных. Код инструкции и данные являются и тем, и другим Расположен в Том же адресном пространстве памяти, но в разных диапазонах адресов. Максимальный адрес Диапазон коры головного мозга ®-M3 составляет 4 гб из-за его 32- битной адресной ширины шины. Кроме того, заранее определенный Карта памяти предоставляется процессором Cortex®-M3 для снижения сложности программного обеспечения Неоднократное внедрение для различных поставщиков устройств. Тем не менее, некоторые регионы используются Периферия системы Arm® Cortex®-M3. См. техническое справочное руководство Arm® Cortex®-M3 Для получения дополнительной информации. На рисунке 2 показана карта памяти HT32F12365/12366/22366 series Устройства, включая код, SRAM, периферийные и другие заранее определенные области.
▆ Flash accelerator для максимальной эффективности
▆ 32-bit word programming with In System programming Interface (ISP) and In Application Программирование (мап)
Возможность предотвращения незаконного доступа
Контроллер флэш-памяти FMC обеспечивает все необходимые функции и буфер предварительного доступа Для встроенной флэш-памяти. Так как скорость доступа флэш-памяти медленнее По сравнению с процессором, для вспышки предусмотрен широкий интерфейс доступа с буфером предварительного доступа и кэшем Память, чтобы сократить время ожидания процессора, что приведет к выполнению инструкции процессора - задержки. Также предоставляются функции стирания флэш-памяти word /page.
Контроль за поставками:
● Power On Reset/Power Down Reset-POR/PDR
Сломанный детектор-БПК
Датчик низкого напряжения-LVD
Блок управления перезагрузкой RSTCU имеет три вида перезагрузки, питание на перезагрузку, перезагрузку системы и Разойдемся по всем постам. Мощность при перезагрузке, известная как холодная перезагрузка, перезагружает всю систему во время перезагрузки. Сброс системы перезагружает ядро процессора и периферические IP компоненты, за исключением Контроллер SWJ-DP. Сбросы могут быть активированы внешним сигналом, внутренними событиями и сбросом - генераторы.
Внешний кристаллический осциллятор от 4 до 16 МГЦ
Внешний 32.768 КГЦ хрустальный осциллятор
Внутренний осциллятор с частотой вращения 8 МГЦ RC подрезан до точности разряда ▆ 2% при рабочем напряжении 3,3 в и 25 градусах Рабочая температура
▆ Internal 32 КГЦ RC осциллятор
▆ Integrated system clock PLL
▆ Independent clock divider и bits для периферийных источников часов
Блок управления часами CKCU обеспечивает ряд функций осциллятора и часов. К их числу относятся: Высокоскоростной внутренний RC-осциллятор (HSI), высокоскоростной внешний кристаллический осциллятор (HSE), a Низкоскоростной внутренний RC-осциллятор (LSI), низкоскоростной внешний кристаллический осциллятор (LSE), фаза Блокировочная петля (PLL), монитор HSE часов, преобразователи часов, мультиплексоры часов, APB делитель часов И схемы управления. Часы AHB, APB и Cortex®-M3 получают из системы Часы (CK_SYS), которые могут быть получены от LSI, LSE, HSI, HSE или PLL. Таймер сторожевого пса и Часы реального времени (RTC) используют LSI или LSE в качестве источника часов. Максимальная рабочая нагрузка Частота системных часов (CK_AHB) может достигать 96 МГЦ.
Напряжение: от 2,0 в до 3,6 в
▆ Integrated 1.5 V LDO регулятор для центрального процессора, периферийных устройств и памяти питания
▆ VBAT батарея питания для RTC и резервного копирования регистров
▆ три области питания: VDD, 1.5V и резервное копирование
Четыре режима экономии энергии: сон, глубокий сон - 1, глубокий сон - 2, выключено питание
Потребление энергии может рассматриваться как Один из наиболее важных вопросов для многих встроенных Системные приложения. Соответственно, блок управления питанием, PWRCU, в этих устройствах обеспечивает много Типы энергосберегающих режимов, такие как сон, глубокий сон 1, глубокий сон 2 и режим питания вниз. Эти режимы работы сокращают потребление энергии и позволяют достичь наилучших результатов Компромисс между противоречивыми требованиями времени работы процессора, скорости и потребления энергии.
Настройка до 16 линий EXTI с настраиваемым исходным кодом и типом триггера
▆ All GPIO pins может быть выбран в качестве триггерного источника EXTI
Тип триггера ▆ Source включает в себя высокий уровень, низкий уровень, отрицательный край, положительный край или оба края
▆ Individual interrupt enable, wakeup enable и status bits для каждой линии EXTI
▆ Software прерывает триггерный режим для каждой линии EXTI
▆ Integrated deglitch фильтр для блокировки короткого импульса
Внешний контроллер прерывания/события EXTI состоит из 16 пограничных детекторов, которые могут генерировать Событие пробуждения или прерывание запросов самостоятельно. Каждая линия EXTI также может быть замаскирована - независимо друг от друга.
12- битный SAR ADC двигатель
Коэффициент конвертации до 1 мб
Установка до 16 внешних аналоговых входных каналов
Диапазон конвертации: VREF+ ~ VREF-
В устройство встроено 12- битное многоканальное ADC. Есть мультиплексированные каналы, которые Включают 16 внешних аналоговых каналов сигнала и 2 внутренних канала могут быть измерены. В случае ввода Напряжение должно оставаться в пределах определенного порогового окна, аналоговая функция сторожевого пса Будет отслеживать и обнаруживать эти сигналы. Затем будет генерироваться прерывание для информирования устройства Что входное напряжение не находится в заданных пороговых уровнях. Существует три режима преобразования Для преобразования аналогового сигнала в цифровые данные. ADC может работать в Один выстрел, непрерывно и Дискретные режимы преобразования.
Два железнодорожно-железнодорожных компаратора
Каждый компаратор имеет настраиваемые отрицательные входы, используемые для гибкого выбора напряжения
▆ Dedicated I/O pin или внутренняя ссылка напряжения, обеспечиваемая 6- битным сканером
Программируемый гистерез
Скорость программирования и потребление
Выходной сигнал в системе "▆ compator" может быть подан в I/O, таймеры или триггеры ADC
6- битный скалер может быть настроен на выделение ввода/вывода для ссылки на напряжение
▆ compator прерывает генерацию с помощью пробуждения MCU от сна или глубокого сна Режимы работы через контроллер EXTI
В рамках этого устройства используются два компаратора общего назначения (СМП). Они могут быть Настроен либо как автономные компараторы, либо в сочетании с различными видами периферийного IP. Каждый компаратор способен утверждать о перерывах в работе НВМЦ или пробуждении вгу во сне или в глубоком сознании Режимы сна через блок управления событиями EXTI.
До 80 гпио
▆ Port A, B, C, D, E отображаются как 16 внешних прерываний-EXTI
▆ почти пин ввода/вывода настраиваемый выходной ток
Существует до 80 булавок ввода-вывода общего назначения, GPIO, названных от PA0 ~ PA15 до PE0 ~ PE15 для Реализация логических функций ввода/вывода. Каждый из портов GPIO имеет ряд связанных между собой Использование регистров управления и конфигурации для обеспечения максимальной гибкости и удовлетворения потребностей wide Диапазон применения.
Порты GPIO используются совместно с другими альтернативными функциями для получения максимальной функциональности Гибкость на пакетных значках. Пины GPIO могут использоваться в качестве альтернативных функциональных пинов Настройка соответствующих регистров независимо от пин входа или выхода.
Внешние прерывания на штифтах GPIO устройства имеют отношение к управлению и конфигурации Регистрация во внешнем блоке управления прерыванием, EXTI.
Два 16- битных счётчика автозагрузки вверх, вниз, вверх/вниз
16- битный программируемый преобразователь, позволяющий разделить счетную тактовую частоту по любому фактору От 1 до 65536
Функция фиксации входных помех
Сравнение результатов матча
Генерация волн в соответствии с методом гранулирования PWM с использованием унифицированных по краям и по центру режимов подсчета
Выход импульсного режима
Дополнительные выходы с программируемой загрузкой в нерабочее время
▆ Encoder интерфейс контроллера с двумя входами с использованием квадратного декодера
▆ поддерживает 3- фазный интерфейс управления двигателем и сенсора зала
Тормоз для приведения в действие timer's выходные сигналы в сброс или фиксированное состояние
Таймер управления двигателем состоит из одного 16- битного счетчика вверх/вниз; Четыре 16- битных CCRs (Capture/ Compare register), Один 16- битный реестр встречной перегрузки (CRR), Один 8- битный счетчик повторения И несколько регистров контроля/статуса. Он может использоваться для различных целей, включая измерение - ширину импульса входных сигналов или генерирующих выходные волны, такие, как результаты сопоставления; Выходы PWM или дополнительные выходы PWM с вводом в нерабочее время. MCTM поддерживает an Контроллер интерфейса кодировщика к инкрементному кодировщику с двумя входами. MMCTM способен на это Обеспечивает полную функциональную поддержку управления двигателем, взаимодействия сенсоров зала и ввода тормоза.
Два 16- битных счётчика автозагрузки вверх, вниз, вверх/вниз
16- битный программируемый преобразователь, позволяющий разделить тактовую частоту счетчика на любой фактор От 1 до 65536
Функция фиксации входных помех
Сравнение результатов матча
Генерация волнообразных сигналов в диапазоне от одной оси до другой с использованием режимов счета, согласованных с центром
Выход импульсного режима
▆ Encoder интерфейс контроллера с двумя входами с использованием квадратного декодера
Таймер общего назначения состоит из одного 16- битного счетчика вверх/вниз, четырех 16- битного захвата/сравнения Регистры (CCRs), Один 16- битный счетчик перезагрузки регистра (CRR) и несколько регистров контроля/статуса. Они могут использоваться для различных целей, включая общее измерение времени, входного импульса сигнала Измерение ширины, генерирование выходных волн, таких как единичное генерирование импульса, или PWM выход Из поколения в поколение. GPTM поддерживает интерфейс кодирования, используя декодер с двумя входами.
Две 32- разрядные счетчики сравнения/матча-нет функций управления вводом/вводом
Режим Один выстрел-подсчет прекращается после состояния совпадения
▆ tive mode-перезапустить счетчик после состояния соответствия
Основной таймер функции — это простой 32- битный счетчик, предназначенный для измерения интервалов времени И генерировать Один выстрел или повторяющиеся перерывы. BFTM работает в двух функциональных режимах, Повтор или Один выстрел. В повторяющемся режиме BFTM перезапускает счетчик при сравнении Матч-событие происходит. BFTM также поддерживает режим одного выстрела, который заставляет счетчик остановиться Подсчет при возникновении события сравнения.
12- битный счетчик вниз с 3- битным прессотелем
▆ Interrupt или reset событие для системы
Программируемая функция окна таймера сторожевого пса
▆ Register write protection функция
Таймер для сторожевых собак представляет собой аппаратную временную цепь, которая может использоваться для обнаружения сбоев в работе системы Сбои в программном обеспечении. Он включает 12- битный счетчик, преобразователь, значение счетчика WDT Регистр, реестр значений WDT delta, схемы прерывания, схемы управления работой WDT И защитный механизм WDT. Таймер для сторожевых собак может работать в режиме прерывания или Режим перезагрузки. Таймер Watchdog генерирует прерывание или сброс, когда счетчик считает Вниз и достигает нулевого значения. Если программа не перезагружает значение счетчика перед сторожевым псом Происходит переполнение таймера, при переполнении счетчика генерируется прерывание или сброс. В случае необходимости Кроме того, прерывание или сброс также генерируется, если программное обеспечение перезагружает счетчик, когда счетчик Значение больше или равно значению дельты WDT. Это означает, что счетчик должен быть перезагружен В ограниченном временном окне с использованием конкретного метода. Счетчик таймера сторожевого пса может быть Остановлена, пока процессор находится в режиме отладки. Существует функция register write protect, которая Может быть включен, чтобы предотвратить его от изменения настройки таймера сторожевого пса неожиданно.
32- битный счетчик с программируемым преобразователем
Функция охранной сигнализации
Прерывание и пробуждение события
Часы реального времени, RTC короче говоря, включают интерфейс APB, 32- битный счетчик, a Контрольный регистр, преобразователь, регистр сравнения и регистр состояния. Большинство схем RTC Расположен в домене резервного копирования, за исключением интерфейса APB. Интерфейс APB расположен в VDD15 power domain. Поэтому необходимо изолироваться от сигнала исо Блок управления питанием, когда домен питания VDD15 выключен, то есть когда устройство входит Режим отключения питания. Счетчик RTC используется в качестве таймера пробуждения для создания системного резюме Сигнал из режима отключения питания.
▆ поддерживает режимы master и slave с частотой до 1 МГЦ
Обеспечение арбитражной функции и синхронизации часов
▆ поддерживает 7- битные и 10- битные режимы адресации и общее обращение вызовов
▆ поддерживает многоадресный режим рабообращения с маскируемым адресом
Модуль I2 C представляет собой внутреннюю цепь, обеспечивающую связь с внешним интерфейсом I2 C, который Является отраслевым стандартом последовательный интерфейс двух линий, используемый для подключения к внешнему оборудованию. Вот это да. Две последовательные линии известны как последовательная линия данных, SDA, и последовательная линия часов, SCL. Модуль I2 C Обеспечивает три скорости передачи данных: (1) 100 КГЦ в стандартном режиме, (2) 400 КГЦ в быстром режиме И (3) 1 МГЦ в режиме Fast plus. Для установки используется реестр генерации периода SCL Различные виды реализации рабочего цикла для импульса SCL.
Линия SDA, которая подсоединена непосредственно к шине I2 C, представляет собой двустороннюю линию передачи данных между собой Master и slave устройства и используется для передачи и приема данных. Модуль I2 C также имеет Арбитраж обнаруживает функцию и синхронизацию часов для предотвращения ситуаций, когда более одного Мастер пытается одновременно передавать данные на автобус I2 C.
▆ поддерживает как мастер, так и раб режим
Частота до (fPCLK/2) МГЦ для режима master и (fPCLK/3) МГЦ для режима slave
Глубина: 8 уровней
Операция с несколькими хозяевами и несколькими рабами
Последовательный периферический интерфейс SPI обеспечивает функцию передачи и получения данных протокола SPI В режиме как мастер, так и раб. Интерфейс SPI использует 4 пин, которые являются последовательным вводом данных и Выходные линии мисо и моси, часовой линии, SCK и slave select линии, SEL. Одно устройство SPI Действует в качестве основного устройства, которое контролирует поток данных, используя сигналы SEL и SCK для указания Начало передачи данных и частота выборки данных. Для получения данных байт, потоковые данные Биты фиксируются на определенном тактовом крае и хранятся в регистре данных или в RX FIFO. Информация о компании Передача осуществляется аналогичным образом, но в обратном порядке. Режим выявления неисправностей Обеспечивает возможность работы с несколькими мастер-приложениями.
▆ поддерживает как asynchronous, так и clocked synchronous serial communications mode
Параметрическая скорость работы бод до (fPCLK/16) МГЦ и синхронная скорость работы до (fPCLK/8) МГЦ
Доскональная дуплексная связь
Автоматически программируемые серийные характеристики связи, включая:
Длина словосочетания: 7, 8 или 9- битный символ
● паритета: четные, нечетные, или нет паритета бит генерации и обнаружения
● Stop bit: 1 или 2 Stop bit generation
● Bit заказ: LSB-first или MSB-first transfer
Обнаружение ошибок: паритета, перерасхода и ошибки кадров
Режим автоматического управления потоками оборудования-РТС, CTS
Инкодер и декодер
▆ RS485 режим с выходом включить контроль
Глубина: 8- й уровень как для приемника, так и для передатчика
Универсальный синхронный асинхронный приемопередатчик USART обеспечивает гибкость Полный двухуровневый обмен данными с использованием синхронной или асинхронной передачи. К этому привыкли Перевод данных между параллельными и последовательными интерфейсами, и обычно используется для стандарта RS232 Связь с общественностью. Периферическая функция USART поддерживает четыре типа прерывания, включая линию Прерывание статуса, пустое прерывание передатчика FIFO, пороговый уровень ресивера достигает прерывания И перерыв во времени. Модуль USART включает в себя передатчик FIFO, TX_FIFO и a Приемник FIFO (RX_FIFO). Программа может определить статус ошибки USART, прочитав строку Журнал состояния, ЛСР. Статус включает в себя также тип и состояние операций передачи Как несколько условий ошибки, возникающих в результате паритета, перерасхода, фреймвора и разрушения событий.
Ступенчатая последовательная связь с частотой бод до (fPCLK/16) МГЦ
Доскональная дуплексная связь
Автоматически программируемые серийные характеристики связи, включая:
Длина словосочетания: 7, 8 или 9- битный символ
● quota: Even, odd or no- bit generation and detection
● Stop bit: 1 или 2 Stop bit generation
● Bit заказ: LSB-first или MSB-first transfer
Обнаружение ошибок: паритета, перерасхода и ошибки кадров
Универсальный асинхронный приемопередатчик UART обеспечивает гибкие полные дуплексные данные Обмен с использованием асинхронной передачи. UART используется для перевода данных между параллельными и Последовательный интерфейс, который обычно используется для стандартной связи RS232. На периферии уарта Функция поддерживает прерывание состояния линии. Программа может обнаружить статус ошибки UART путем чтения Журнал состояния линии, ЛСР. Статус включает в себя тип и состояние операций передачи А также несколько условий ошибки, возникающих в результате паритета, перерасхода, фреймвора и разрушения событий.
▆ поддерживает стандарт ISO 7816-3
Режим блокировки
▆ Single transfer buffer и Single receive buffer
▆ 11- битный счетчик ETU (элементарная единица времени)
9- битный счетчик времени охраны
24- битный счетчик времени ожидания общего назначения
Создание и проверка паритета
▆ Automatic character retry on error detection in transmission and reception режимах
Интерфейс смарт-карты совместим со стандартом ISO 7816-3. Этот интерфейс включает в себя Ввод/удаление карточки, логика управления SCI передачей данных и буферы данных, внутренние Счетчики таймера и соответствующие логические схемы управления для выполнения всех необходимых смарт-карты - на операции. Интерфейс смарт-карты выполняет функции считывателя смарт-карт для облегчения связи С внешней смарт-картой. Общие функции интерфейса смарт-карты контролируются С помощью ряда регистров, включая регистры контроля и статуса, а также нескольких соответствующих регистров Прерывания, генерируемые для того, чтобы привлечь внимание микроконтроллера к статусу передачи SCI.
Режим "мастер или раб"
Антремоно и стерео
▆ i2s-оправданный, левый и правый режим
▆ 16/24/32- битный размер образца с 32- битным расширением канала
▆ 8 × 32-bit Tx & Rx FIFO с поддержкой PDMA
8- битный дробный часовой делитель с контролем скорости
I2 - это синхронный коммуникационный интерфейс, который может использоваться как мастер или раб Обмен данными с другими звуковыми периферийными устройствами, такими как ADCs или DACs. I2 S поддерживает различные Форматы данных. В дополнение к стерео i2s-оправданным, левым и правым оправданным режимам, там Являются режимами моно PCM с размером выборки 8/16/24/32-bit. Когда I2 работает в основном режиме, Затем, при использовании дробного делителя, он может обеспечить точную частоту выборки выход и Поддержка функции контроля скорости и настройка выходной частоты, чтобы избежать системных проблем Вызвано совокупной погрешностью частоты между различными устройствами.
Полинома CRC16:0x8005, X16+X15+X2 +1
Полинома CCITT CRC16:0x1021, X16+X12+X5 +1
▆ поддерживает IEEE-802.3 CRC32 полинома: 0x04C11DB7, X32+X26+ X22+X16+ X11+X10+X8 +X5 +X4 +X2 +X+1
Поддержка 1's дополнение, байт назад & Битная обратная операция на данных и контрольной сумме
▆ поддерживает байт, полуслово & Размер данных word
Начальное значение исходного семенного материала CRC
▆ CRC вычисления выполнены в 1 AHB часовой цикл для 8- битных данных и 4 AHB часовой цикл для 32- битных Информация о компании
▆ поддерживает PDMA для завершения вычисления блока памяти в соответствии с КПР
Расчетное устройство CRC представляет собой метод обнаружения ошибок алгоритм испытания, который используется для проверки данных Корректность передачи или хранения данных. Расчет КПР производится с использованием потока данных или блока данных В качестве входа и генерирует 16- битный или 32- битный выходной остаток. Обычно поток данных задыхается Код КПР и используется в качестве контрольной суммы при отправке или хранении. Таким образом, полученные или восстановленные Поток данных рассчитывается тем же полиномом генератора, который описан выше. Если новый КПР Результат кода не совпадает с результатом, рассчитанным ранее, что означает, что поток данных содержит ошибку данных.
▆ 12 каналы с триггерным группированием исходного кода
▆ 8/16/32- битная передача данных по ширине
▆ поддерживает увеличение адреса, обезображение или фиксированный режим
Программируемый приоритет канала 4 уровня
Режим автоматической перезагрузки
▆ поддерживает триггерный источник: ADC, SPI, EBI, CRC, USART, UART, I2 C, I2 S, GPTM, MCTM, SCI, AES, SDIO и программное обеспечение Просьба о предоставлении информации
Контроллер прямого доступа к периферийной памяти PDMA перемещает данные между периферийными устройствами И системная память на автобусе AHB. Каждый канал PDMA имеет исходный адрес, пункт назначения Адрес, длина блока и количество переводов. PDMA может исключить вмешательство процессора и избежать его Прерываю текущее обслуживание. Это улучшает производительность системы, так как программное обеспечение не нужно Присоединиться к каждой операции перемещения данных.
Программируемый интерфейс для различных типов памяти
Перевести транзакции AHB в соответствующий протокол внешнего устройства
▆ Memory bank regions и независимый чип выберите управление для каждого банка памяти
Программируемые сроки для поддержки широкого спектра устройств
▆ включает режим чтения страниц
▆ Automatic translation-автоматический перевод при ширине транзакции AHB и внешней ширине интерфейса памяти В отличие от других
▆ Write буфер, чтобы уменьшить задержку транзакции AHB Write burst
Многоступенчатые и немультиплексированные адреса и конфигурации линий данных
До 25 адресных линий
До 16- битной ширины шины передачи данных
Внешний интерфейс шины может получить доступ к внешним устройствам параллельного интерфейса, таким как SRAM, Модули Flash и LCD. Интерфейс представляет собой память, включенную во внутреннюю адресную карту процессора. Данные и адресные строки умножаются, с тем чтобы сократить количество требуемых пин Подключение к внешним устройствам. Время чтения/записи автобуса может быть скорректировано, чтобы соответствовать времени Спецификация внешних устройств. Обратите внимание, что интерфейс поддерживает только асинхронные 8-bit или 16-bit Интерфейс шины.
▆ соответствует полной скорости USB 2.0 (12 мбит/с) спецификации
Датчик-чип USB полноскоростной приемопередатчик
▆ 1 контрольная конечная точка (EP0) для передачи управления
▆ 3 односторонние конечные точки для оптовых и прерывания передачи
▆ 4 двухсторонние конечные точки для объемной, прерывания и изохронной передачи
▆ 1024 байты EP-SRAM используются в качестве буферов данных конечной точки
Контроллер USB устройства соответствует спецификации полной скорости USB 2.0. - есть одна. Контрольная конечная точка, известная как конечная точка 0 и семь настраиваемых конечных точек. 1024 байта шрам Используется в качестве буфера конечной точки. Каждый размер буфера конечной точки программируется соответствующим образом Регистры, которые обеспечивают максимальную гибкость для различных приложений. The интегрированный USB full-speed transceiver помогает минимизировать общую сложность системы и одновременно USB функциональный интерфейс Блок также содержит функцию резюме и приостановки для удовлетворения потребностей низкой мощности - потребление наркотиков.
▆ поддерживает функцию шифрования/расшифровки AES
▆ поддерживает режим AES ECB/CBC/CTR
▆ поддерживает размер ключа 128, 192 и 256 бит
▆ поддерживает 4 слова исходного вектора для CBC и CTR режима
▆ 8 × 32 bit (каждый вход и выход FIFO) для 2 блоков данных AES
▆ поддерживает DMA интерфейс
▆ поддерживает функцию обмена данными Word
Ядро AES поддерживает функцию шифрования и расшифровки. AES поддерживает только 128 бит входных данных Для шифрования или расшифровки. Аппаратное обеспечение не устанавливает никаких бит входных данных. Программное обеспечение необходимо сделать Сначала на панель.
▆ поддерживает два различных режима передачи данных: 1- битный (по умолчанию) и 4- битный
▆ поддерживает два различных режима скорости: обычная скорость (по умолчанию) и высокая скорость
Частота до 48 МГЦ
Режим ▆ SPI и режим MMC stream не поддерживаются
SDIO включает командный регистр, регистр аргументов, регистры ответов, буфер данных, тайм-ауэр Логика счетчика и обнаружения ошибок. SDIO поддерживает одноблочные и многоблочные передачи данных И совместим с PDMA, минимизируя вмешательство процессора для больших передач данных.
Разрешение входа до 2048
▆ поддерживает 8- битные форматы YUV422 и Raw RGB
Диапазон до (fHCLK/3) МГЦ входной пиксельной тактовой частоты
▆ Multi VSYNC и HSYNC settings for image capture
▆ Hardware window capture функция
Функция ▆ Fractional hardware subsample
▆ Dual FIFOs каждый с мощностью 8 × 32 бит, которые могут быть прочитаны PDMA или CPU
Интерфейс датчика CMOS, также известный как CSIF, обеспечивает интерфейс для изображения Захват с сенсоров CMOS. Устройство может быть подключено к датчику CMOS непосредственно с его помощью Интерфейс сенсора CMOS. CSIF поддерживает как вертикальный, так и горизонтальный режимы синхронизации Реализация захвата изображений. CSIF состоит из функций захвата окон и подвыборки Вместе с двойным FIFOs, каждый с мощностью 8 градусов 32 бит, для хранения данных, которые могут быть перемещены К внутреннему SRAM через периферийные схемы прямого доступа к памяти, PDMA. У криминалистов есть Не поддерживает преобразование данных изображений или декодирование, а скорее передает данные изображений, полученные от Датчик CMOS прозрачен во внутренней раме.
▆ Serial Wire или JTAG Debug Port SWJ-DP
▆ 6 инструкция компаратора и 2 буквальных компаратора для аппаратных сбоев или код/буквальный компаратор 3. Заплаты
▆ 4 компараторы для контрольно-измерительных приборов
1- битный асинхронный след для режима последовательной отладки проволоки-TRACESWO
▆ 46-pin QFN, 48/64/100-pin LQFP пакет
Диапазон температур от -40 до - 85 градусов
You can get your Holtek MCU HT32F12365-HT32F12366-HT32F22366 solution by flling out the form below and we will contact you immediately.
Nyquest MCUs (Puya MCUs) YF совместно упаковал Холтек маккус Чипс Bluetooth ы о JL Неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка-неявка
Новости компании Новости с Bluetooth чипом Новости мгу Новости PCBA
Профиль компании 2. Сертификаты Условия и положения Заявление о конфиденциальности
Nyquest MCUs Пуйя макус (Puya MCUs) YF совместно упаковал MCUs Холтек маккус Чипсы Bluetooth от JL Индивидуальный дизайн PCBA
Новости компании Новости с Bluetooth чипом Новости мгу Новости PCBA
Профиль компании 2. Сертификаты Условия и положения Заявление о конфиденциальности